2016-03-29 14 views
0

ラッチベースのゲートクロックゲーティング手法が使用されている場合、この回路図のラッチの動作はどのようになりますか。誰かが同じように予想される行動を伝えることはできますか?ラッチとフリップフロップの混乱

ラッチにはクロックがありませんが、ここでは模式的に示した方法で、それを反転してラッチする方法です。今すぐラッチがクロックを持っているならば、それ以上のラッチはありません!フリップフロップになります。 enter image description here

デジタルロジックでワードラッチと実際のラッチを詳しく説明してください。

+0

開始方法がわかりません。ラッチのコードは何でしょうか? – june

+1

あなたは保留タグを削除できますか? –

答えて

0

クロックゲーティングは、設計上のシーケンシャルエレメントのクロッキングに対する制御メカニズムです。それを直接与えるのは無意味ですが、ここではクロックゲーティングの概念を見ることができます。これは節電にはおそらく便利です。

クロックの流れが制御信号に停止するように、クロック周波数が0ヘルツなり、それは省電力に私たちをもたらす enter image description here

、画像の下を参照します。

静的電力消費:

P_static = I_static X Vddの

ダイナミック消費電力:

P_dynamicクロック= C_load X(VDD)^ 2×周波数

周波数がない場合、P_dynamicはが理想的にはになるはずです。

RTLについては、上の回路図と設計を参考にしてください。しかしラッチの動作はフロップのようなもので、CLKのネゲッジでENを単にラッチするので、このラッチの予想される動作はフロップです。

デジタルシステムの場合、ラッチとフリップフロップの意味は異なります。